訂閱
糾錯(cuò)
加入自媒體

EDA進(jìn)入2.0時(shí)代,賦能產(chǎn)業(yè)互聯(lián)網(wǎng)

前言:

半導(dǎo)體行業(yè)正在經(jīng)歷一個(gè)技術(shù)進(jìn)步和創(chuàng)新浪潮的復(fù)興時(shí)期。EDA工具至此也進(jìn)入2.0時(shí)代。

作者 | 方文

芯片制作必需品

一顆芯片從設(shè)計(jì)到制造成成品,少不了各種設(shè)備的輔助。大眾熟知的光刻機(jī)、刻蝕機(jī)等機(jī)器,都屬于硬件設(shè)備,它們?cè)谛酒袠I(yè)的地位極高。除了硬件設(shè)備,很少被人們提及的軟件工具也十分重要。

目前EDA需要變得更加AI化,它能幫助客戶設(shè)計(jì)達(dá)到最優(yōu)化的PPA目標(biāo)(性能、功耗、面積),開發(fā)性能更高的終端產(chǎn)品,并進(jìn)一步減少設(shè)計(jì)迭代,縮短設(shè)計(jì)周期,加快上市速度。最終,具備AI特性的EDA工具將助力客戶設(shè)計(jì)出更好的芯片,并快速推向市場(chǎng)。

EDA處于芯片產(chǎn)業(yè)鏈的最上游,是芯片設(shè)計(jì)和生產(chǎn)的必備工具。利用EDA工具,芯片的電路設(shè)計(jì)、性能分析、設(shè)計(jì)IC版圖的整個(gè)過程都可以由計(jì)算機(jī)自動(dòng)處理完成,提高了工作效率及芯片精度。

離開專業(yè)的EDA工具,集成電路及半導(dǎo)體的設(shè)計(jì)和制造,都是不可想象的事情。雖然EDA十分重要,但是EDA的市場(chǎng)規(guī)模很小,目前全球總量為70億美元左右,只占整個(gè)集成電路市場(chǎng)的九牛一毛。

EDA市場(chǎng)中的新思科技

如今的EDA市場(chǎng),是標(biāo)準(zhǔn)的寡頭市場(chǎng)。三家公司共同瓜分了全球92%的份額,新思科技(Synopsys)就是其中之一。

新思科技強(qiáng)調(diào)數(shù)字芯片設(shè)計(jì)技術(shù)的融合,通過融合同類最佳的優(yōu)化功能以及行業(yè)經(jīng)典signoff工具改善了RTL到GDSII設(shè)計(jì)流程,幫助開發(fā)者以業(yè)界最佳的全流程質(zhì)量和最短的獲得結(jié)果時(shí)間加速交付其下一代設(shè)計(jì)。

融合技術(shù)重新定義了EDA工具進(jìn)入2.0時(shí)代,它在綜合、布局布線以及signoff這些業(yè)界首要的數(shù)字設(shè)計(jì)工具間共享引擎,并使用了獨(dú)特的數(shù)據(jù)模型表達(dá)邏輯及物理信息。

此外,在數(shù)字芯片設(shè)計(jì)過程中,新思科技亦提供ECO 、Signoff、Test等融合技術(shù),使得RTL到GDSII的設(shè)計(jì)實(shí)現(xiàn)流程具有最高的可預(yù)見性,同時(shí)能夠以最少的設(shè)計(jì)迭代次數(shù)得到卓越的設(shè)計(jì)時(shí)序、功耗和面積結(jié)果。

該技術(shù)基于共用的大規(guī)模并行及機(jī)器學(xué)習(xí)就緒的基礎(chǔ)架構(gòu),使設(shè)計(jì)規(guī)則和設(shè)計(jì)意圖在整個(gè)流程中有著一致的解讀。

AI芯天下丨新銳丨新一代EDA,賦能產(chǎn)業(yè)互聯(lián)網(wǎng)

新思科技下一代EDA設(shè)計(jì)

數(shù)字設(shè)計(jì)邁進(jìn)新紀(jì)元,融合技術(shù)也可以應(yīng)用到EDA工具本身。每款工具從前到后需要經(jīng)過多道工序,且每一個(gè)算法不是都往同一個(gè)方向去優(yōu)化,比如有些算法是為了讓芯片跑得更快,有些算法是讓芯片變得更小,有些算法讓芯片功耗更低。

如果沒有早期采用融合技術(shù),后期的不確定性會(huì)變大。因此新思科技推出創(chuàng)新性的RTL-to-GDSII產(chǎn)品Fusion Compiler?,來(lái)解決先進(jìn)工藝節(jié)點(diǎn)設(shè)計(jì)的復(fù)雜性。

Fusion Compiler通過把新型高容量綜合技術(shù)與布局布線技術(shù)相結(jié)合,以更好地預(yù)測(cè)結(jié)果質(zhì)量,來(lái)應(yīng)對(duì)行業(yè)最先進(jìn)設(shè)計(jì)所帶來(lái)的挑戰(zhàn);并能夠在RTL-to-GDSII流程中共享技術(shù),從而形成一套高度收斂的系統(tǒng),將QoR提升20%,TTR縮短2倍。

同時(shí)Fusion Compiler提供的RTL-to-GDSII的單座艙(single-cockpit)解決方案,可實(shí)現(xiàn)高效率、靈活性和吞吐量,并可最大限度地提高性能、功耗和面積(PPA)。

AI芯天下丨新銳丨新一代EDA,賦能產(chǎn)業(yè)互聯(lián)網(wǎng)

1  2  下一頁(yè)>  
聲明: 本文由入駐維科號(hào)的作者撰寫,觀點(diǎn)僅代表作者本人,不代表OFweek立場(chǎng)。如有侵權(quán)或其他問題,請(qǐng)聯(lián)系舉報(bào)。

發(fā)表評(píng)論

0條評(píng)論,0人參與

請(qǐng)輸入評(píng)論內(nèi)容...

請(qǐng)輸入評(píng)論/評(píng)論長(zhǎng)度6~500個(gè)字

您提交的評(píng)論過于頻繁,請(qǐng)輸入驗(yàn)證碼繼續(xù)

  • 看不清,點(diǎn)擊換一張  刷新

暫無(wú)評(píng)論

暫無(wú)評(píng)論

    文章糾錯(cuò)
    x
    *文字標(biāo)題:
    *糾錯(cuò)內(nèi)容:
    聯(lián)系郵箱:
    *驗(yàn) 證 碼:

    粵公網(wǎng)安備 44030502002758號(hào)